דער ציל פון סעמיקאַנדאַקטער שפּאָן פּאַקקאַגינג איז צו באַשיצן די שפּאָן זיך און צו ינטערקאַנעקט די סיגנאַלז צווישן טשיפּס.פֿאַר אַ לאַנג צייַט אין דער פאַרגאַנגענהייַט, די פֿאַרבעסערונג פון שפּאָן פאָרשטעלונג דער הויפּט רילייד אויף די פֿאַרבעסערונג פון פּלאַן און מאַנופאַקטורינג פּראָצעס.
אָבער, ווי די טראַנזיסטאָר סטרוקטור פון סעמיקאַנדאַקטער טשיפּס אריין אין די FinFET טקופע, די פּראָגרעס פון דעם פּראָצעס נאָדע געוויזן אַ באַטייטיק סלאָודאַון אין די סיטואַציע.כאָטש לויט די ינדאַסטרי אַנטוויקלונג ראָאַדמאַפּ, עס איז נאָך אַ פּלאַץ פון פּלאַץ פֿאַר די פּראָצעס נאָדע יטעריישאַן צו העכערונג, מיר קענען קלאר פילן די סלאָודאַון פון Moore's Law, ווי געזונט ווי די דרוק געפֿירט דורך די סערדזש אין פּראָדוקציע קאָס.
ווי אַ רעזולטאַט, עס איז געווארן אַ זייער וויכטיק מיטל צו ווייַטער ויספאָרשן די פּאָטענציעל פֿאַר פאָרשטעלונג פֿאַרבעסערונג דורך רעפאָרמינג פּאַקקאַגינג טעכנאָלאָגיע.עטלעכע יאָר צוריק, די אינדוסטריע איז ימערדזשד דורך די טעכנאָלאָגיע פון אַוואַנסירטע פּאַקקאַגינג צו פאַרשטיין די קלינגוואָרט "ווייַטער פון מאָר (מער ווי מאָר)"!
די אַזוי גערופענע אַוואַנסירטע פּאַקקאַגינג, דער פּראָסט דעפֿיניציע פון די אַלגעמיינע אינדוסטריע איז: אַלע די נוצן פון פראָנט-קאַנאַל מאַנופאַקטורינג פּראָצעס מעטהאָדס פון פּאַקקאַגינג טעכנאָלאָגיע
מיט אַוואַנסירטע פּאַקקאַגינג, מיר קענען:
1. באטייטיק רעדוצירן די שטח פון די שפּאָן נאָך פּאַקקאַגינג
צי עס איז אַ קאָמבינאַציע פון קייפל טשיפּס, אָדער אַ איין שפּאָן וואַפער לעוועליזאַטיאָן פּעקל, קענען באטייטיק רעדוצירן די גרייס פון דעם פּעקל צו רעדוצירן די נוצן פון די גאנצע סיסטעם ברעט געגנט.די נוצן פון פּאַקקאַגינג מיטל צו רעדוצירן די שפּאָן געגנט אין דער עקאנאמיע ווי צו פאַרבעסערן די פראָנט-סוף פּראָצעס צו זיין מער פּרייַז-עפעקטיוו.
2. אַקאַמאַדייט מער שפּאָן איך / אָ פּאָרץ
רעכט צו דער הקדמה פון די פראָנט-סוף פּראָצעס, מיר קענען נוצן RDL טעכנאָלאָגיע צו אַקאַמאַדייט מער I/O פּינס פּער אַפּאַראַט שטח פון די שפּאָן, אַזוי רידוסינג די וויסט פון שפּאָן שטח.
3. רעדוצירן די קוילעלדיק מאַנופאַקטורינג פּרייַז פון די שפּאָן
רעכט צו דער הקדמה פון טשיפּלעט, מיר קענען לייכט פאַרבינדן קייפל טשיפּס מיט פאַרשידענע פאַנגקשאַנז און פּראָצעס טעקנאַלאַדזשיז / נאָודז צו פאָרעם אַ סיסטעם-אין-פּעקל (SIP).דאָס ויסמיידן די טייַער צוגאַנג צו נוצן די זעלבע (העכסטן פּראָצעס) פֿאַר אַלע פאַנגקשאַנז און IPs.
4. פאַרבעסערן ינטערקאַנעקטיוויטי צווישן טשיפּס
ווי די פאָדערונג פֿאַר גרויס קאַמפּיוטינג מאַכט ינקריסיז, אין פילע אַפּלאַקיישאַן סינעריאָוז עס איז נייטיק פֿאַר די קאַמפּיוטינג אַפּאַראַט (CPU, GPU ...) און DRAM צו טאָן אַ פּלאַץ פון דאַטן וועקסל.דאָס אָפט פירט צו כּמעט האַלב פון די פאָרשטעלונג און מאַכט קאַנסאַמשאַן פון די גאנצע סיסטעם איז ווייסטאַד אויף אינפֿאָרמאַציע ינטעראַקשאַן.איצט אַז מיר קענען רעדוצירן דעם אָנווער צו ווייניקער ווי 20% דורך קאַנעקטינג די פּראַסעסער און DRAM אַזוי נאָענט צוזאַמען ווי מעגלעך דורך פאַרשידן 2.5D/3D פּאַקאַדזשאַז, מיר קענען דראַמאַטיקלי רעדוצירן די קאָס פון קאַמפּיוטינג.די פאַרגרעסערן אין עפעקטיווקייַט איז פיל אַוטוויי די אַדוואַנסיז געמאכט דורך די אַדאַפּשאַן פון מער אַוואַנסירטע מאַנופאַקטורינג פּראַסעסאַז
זשעדזשיאַנג נעאָדען טעכנאָלאָגיע קאָו, לטד., געגרינדעט אין 2010 מיט 100+ עמפּלוייז & 8000+ סק.מ.פאַבריק פון פרייַ פאַרמאָג רעכט, צו ענשור דער נאָרמאַל פאַרוואַלטונג און דערגרייכן די מערסט עקאָנאָמיש יפעקץ ווי געזונט ווי שפּאָרן די פּרייַז.
אָונד די אייגענע מאַשינינג צענטער, באָקע אַסעמבאַללער, טעסטער און קק ענדזשאַנירז, צו ענשור די שטאַרק אַבילאַטיז פֿאַר נעאָדען מאַשינז מאַנופאַקטורינג, קוואַליטעט און עקספּרעס.
באָקע און פאַכמאַן ענגליש שטיצן און דינסט ענדזשאַנירז, צו ענשור די פּינטלעך ענטפער אין 8 שעה, די לייזונג איז ין 24 שעה.
די יינציק צווישן אַלע כינעזיש מאַניאַפאַקטשערערז וואָס רעגיסטרירט און באוויליקט סע דורך TUV NORD.
פּאָסטן צייט: 22-2023 סעפטעמבער